MLU
INF.00895.07 - Rekonfigurierbare Hardware (Vollständige Modulbeschreibung)
Originalfassung Englisch
INF.00895.07 5 CP
Modulbezeichnung Rekonfigurierbare Hardware
Modulcode INF.00895.07
Semester der erstmaligen Durchführung
Fachbereich/Institut Institut für Informatik
Verwendet in Studiengängen / Semestern
  • Informatik (180 LP) (Bachelor) > Informatik Informatik180, Akkreditierungsfassung gültig ab SS 2021 > Bereich Informatik
  • Informatik (180 LP) (Bachelor) > Informatik Informatik180, Akkreditierungsfassung (WS 2006/07 - SS 2012) > Informatik (max 15 LP)
  • Informatik (180 LP) (Bachelor) > Informatik Informatik180, Akkreditierungsfassung (WS 2012/13 - SS 2016) > Bereich Informatik
  • Informatik (180 LP) (Bachelor) > Informatik Informatik180, Akkreditierungsfassung (WS 2016/17 - SS 2018) > Bereich Informatik
  • Informatik (180 LP) (Bachelor) > Informatik Informatik180, Akkreditierungsfassung (WS 2018/19 - WS 2022/23) > Bereich Informatik
Modulverantwortliche/r
Weitere verantwortliche Personen
Dr. Jörg Ritter
Teilnahmevoraussetzungen
"Einführung in die Technische Informatik" "Einführung in Rechnerarchitektur" (Studienleistung) "Einführung in Betriebssysteme" (Studienleistung)
Kompetenzziele
Studierende sollen durch dieses Modul folgende Kompetenzen erwerben:
  • Sie kennen den Designflow von der Spezifikation digitaler Hardware unter Einsatz einer Hardwarebeschreibungssprache zu einer lauffähigen Schaltung auf FPGAs (Field Programmable Gate Arrays).
  • Sie kennen die wesentlichen Konstrukte der Hardwarebeschreibungssprache VHDL und können kleinere Hardwaresysteme mittels VHDL spezifizieren.
  • Sie verstehen, wie VHDL-Beschreibungen simuliert werden, und können VHDL-Spezifikationen mittels eines Simulators analysieren und validieren.
Modulinhalte
  • 1. Einführung in eine Hardwarebeschreibungssprache
  • 2. Verhaltensbeschreibungen von Hardware-Systemen
  • 3. Strukturelle Beschreibung von Hardware-Systemen
  • 4. Simulation von Hardware-Entwürfen mittels Testbenches
5. Aufbau und Funktionsweise von FPGAs
6. Programmierung von FPGAs
Lehrveranstaltungsformen Vorlesung (2 SWS)
Übung (2 SWS)
Kursus
Kursus
Unterrichtsprachen Deutsch, Englisch
Dauer in Semestern 1 Semester Semester
Angebotsrhythmus Modul nicht festlegbar
Aufnahmekapazität Modul unbegrenzt
Prüfungsebene
Credit-Points 5 CP
Modulabschlussnote LV 1: %; LV 2: %; LV 3: %; LV 4: %.
Faktor der Modulnote für die Endnote des Studiengangs 1
Hinweise
Angebotsturnus: jährlich
Modulveran­staltung Lehrveranstaltungs­form Veranstaltungs­titel SWS Workload Präsenz Workload Vor- / Nach­bereitung Workload selbstge­staltete Arbeit Workload Prüfung incl. Vorbereitung Workload Summe
LV 1 Vorlesung Vorlesung 2 0
LV 2 Übung Übung 2 0
LV 3 Kursus Bearbeiten der Übungsaufgaben 0
LV 4 Kursus Prüfungsvorbereitung 0
Workload modulbezogen 150 150
Workload Modul insgesamt 150
Prüfung Prüfungsvorleistung Prüfungsform
LV 1
LV 2
LV 3
LV 4
Gesamtmodul
-Erfolgreiche Bearbeitung der Übungs-/Praktikumsaufgaben und detaillierte, verständliche Dokumentation zu den Praktikumsaufgaben, Erfolgreiches Bestehen der Kurzkontrollen zu den Praktikumsaufgaben
mündl. Prüfung oder Klausur
Wiederholungsprüfung
Regularien Teilnahme­voraussetzungen Angebots­rhythmus Anwesenheits­pflicht Gewicht an Modulnote in %
LV 1 Wintersemester Nein %
LV 2 Wintersemester Nein %
LV 3 Wintersemester Nein %
LV 4 Wintersemester Nein %